沼津高専 電子制御工学科
MIRSSTND I/O部製造仕様書
MIRSSTND-ASMY-0028
改訂記録
版数 作成日 作成者 承認 改訂内容
A01 2005.4.18 大瀧 長澤
初版

Fig.1 I/O部 実装図 (fpga_ass2.JPGg)

  1. FPGAボードにドーターボードを搭載する

      FPGAボードにドータボードを実装する。
      以下の接続図を参照にドータボードのピンをFPGAボードに刺す。
      FPGAボードとドータボードにはそれぞれ3箇所取り付け穴があるので、スペーサ3mm、スペーサ5mm、M3なべ小ネジ15mm、M3ナットを各3個ずつ使用する。

      Fig.2 FPGAボード − ドーターボード接続図 (fpga_con2.JPG)

  2. 基板の試験を行う

    • MIRSSTDM I/O部試験仕様書(MIRSSTDN-ASMY-0044)にそって基板の試験を行う。

番号 品名 ドキュメント番号 E/C 数量 単位 備考
1 FPGAボード
E 1
aritec PC104-10
2 ドータボード MIRSSTND-ASMY-0003
C 1

3 M3なべ小ネジ15mm
E 3
4 スペーサ3mm
E 3
5 スペーサ5mm
E 3
6 M3ナット
E 3
7 I/O部試験仕様書 MIRSSTND-ASMY-0044 C 1