沼津高専 電子制御工学科 |
||||||
|
||||||
改訂記録 |
||||||
版数 |
作成日 |
作成者 |
承認 |
改訂内容 |
||
A01 |
2005.06.21 |
大木 輔 |
大木 輔 |
初版 |
1. ドーターボードの製造仕様書に図で示されているMPCボードと接続するピン5本のうち、
指導書では図左端のピンをVccとしているが、実際は右端のピンをVccとする。
ちなみに、この図が使用されているものは、全て間違っている。
発見日:2005年6月17日
所要時間:9時間
2. FPGAボード接続パターン概略図に記載されているFPGAボードの
JP30のA,BのXピン(X=1,2~20)はそれぞれ導通しており、
JP30の各ピンはDB_JP1Bの各ピンに接続される。
ドーターボードの取扱説明書のTable.16より、DB_JP1Bの15~20番ピンがVccとなっているので、
JP30の15~20ピンを下図のようにして導通させる。
発見日:2005年6月3日
所要時間:6時間
3. MIRSSTND センサ試験ジャンパ仕様書に書かれている、
JP30Cの1pinとJP30Bの1pin、JP30CのXpinとJP30BのXpinは全て導通している。
その為、仕様書の通りに抵抗を接続してしまうと、全く意味が無い。
本来、抵抗はJP20AとJP30Bを接続するので、赤ペンで示してある通りに接続する。
発見日:2004年6月15日
所要時間:4時間
4. センサ試験仕様書(MIRSSTND-ASMY-0032)の「3.FPGAのダウンロード」でFPGAにデータをダウンロードする命令は、
download/aritecdownload
-b -v std_mirs_io_test/isaio.ttf ではなく、
download/aritecdownload
-b -v std_mirs_io_test/isaio_IRQ10.ttf が正しいデータである。
5. 標準MIRS IO制御ボードFPGA回路データのダウンロードの解説で、1.2.3に対応するそれぞれのファイルは
1.回路図及びVHDLソース stdmirs_io_IRQ11.zip
2.回路データ isaio_IRQ11.ttf
3.テストプログラム mirs_fpga_test_program.tgz