MIRS0201 作業記録

番号

MIRS0201-WORK-0015

学籍番号
氏名
チーム
担当部門
最終更新日
a206
内海昭則
MIRS0201
electronics
2004.02.13


001:調査、学習,002:システム開発計画立案,003:基本設計,004:詳細設計,005:製造,006:サブシステム試験,007:システム試験,008:改善設計,009:ドキュメント整備,010:ミーティング,011:その他
※004,005,006については、メカ,エレキ,ソフトの部門毎に、-M,-E,-S を付記すること。
   例)006-E
日付
コード
  作 業 内 容
  授業内
作業時間(H)
  授業外
作業時間(H)
  成果物名称
(ドキュメント番号)
備考
2003.10.03
005-E
ドータボード導通チェック
3.0
0.0


2003.10.06
005-E
ドータボード導通チェック
1.5
0.0


2003.10.17
005-E
ボード類導通チェック
3.0
0.0


2003.10.20
005-E
ボード類導通チェック
1.5
0.0


2003.10.24
005-E
ケーブル作成
3.0
0.0


2003.10.27
005-E
FPGA
1.5
0.0


2003.11.06
005-E
FPGA
1.5
0.0


2003.11.07
005-E
FPGA
3.0
0.0


2003.11.10
005-E
FPGA
1.5
0.0


2003.11.14
005-E
FPGA
3.0
0.0


2003.11.17
005-E
FPGA
1.5
2.0


2003.11.19
005-E
FPGA
0.0
5.0


2003.11.20
005-E
FPGA
0.0
2.0


2003.11.21
007
005-E
システム統合試験
ドータボード回路訂正
3.0
1.5


2003.11.22
005-E
ドータボード回路訂正
FPGAの改良
白線センサはんだ付け
0.0
4.0


2003.11.28
005-E
ドータボード回路訂正
作業記録作成
3.0
0.0


2003.12.08
005-E
FPGA回路修正
1.5
3.0


2003.12.09
005-E
FPGA回路修正
0.0
4.0


2003.12.10
005-E
FPGA回路修正
0.0
4.0


2003.12.11
005-E
FPGA回路修正
0.0
4.0


2003.12.12
005-E
FPGA回路修正
3.0
4.0


2003.12.13
005-E
FPGA回路修正
0.0
6.0


2003.12.14
005-E
FPGA回路修正
0.0
1.0


2003.12.15
005-E
ドータボード基板削りだし
1.5
4.5


2003.12.16
005-E
ドータボード基板はんだ付け
0.0
5.0
ドータボード

2003.12.17
005-E
FPGA
0.0
1.0


2003.12.18
005-E
FPGA
0.0
1.0


2003.12.19
011
プレ競技会
3.0
0.0


2004.01.09
005-E
FPGA(IRS)
3.0
0.0


2004.01.16
005-E
FPGA(IRS)
3.0
0.0


2004.01.19
005-E
FPGA(IRS)
1.5
0.0


2004.01.23
005-E
FPGA(IRS)
3.0
0.0


2004.01.26
005-E
FPGA
1.5
0.0
FPGA回路データ(LCD除く)

2004.01.30
005-E
センサ類導通確認
3.0
0.0


2004.02.02
005-E
電源ケース改良
1.5
0.0


2004.02.04
007
システム統合試験
0.0
0.5


2004.02.06
011
競技会
3.0
0.0


2004.02.09
011
工作室の清掃
1.5
0.0


2004.02.13
011
総評
作業報告書作成
3.0
0.0












合計:63.0 合計:52.5