MIRS0104 作業記録(4年) |
|
番号 |
MIRS0104-WORK-0006 |
学籍番号 |
氏名 |
チーム |
担当部門 |
最終更新日 |
j225 | 野田雄也 |
MIRS0104 |
Electronics |
|
001:調査、学習,002:システム開発計画立案,003:基本設計,004:詳細設計,005:製造,006:サブシステム試験,007:システム試験,008:改善設計,009:ドキュメント整備,010:ミーティング,011:その他
日付 |
コード |
作業内容 |
授業内作業時間(H) |
授業外作業時間(H) |
成果物名称(ドキュメント番号) |
備考 |
2002.04.09 | 001 | 編入生の班分け | 1.5 | 0.0 | ||
2002.04.16 | 002 | 開発計画書Uの作成 | 1.5 | 0.0 | ||
2002.04.23 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.04.26 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.04.30 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.05.07 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.05.10 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.05.13 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.05.17 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.05.24 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.05.28 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.05.31 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.06.04 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.06.05 | 004 | 詳細設計 | 0.0 | 0.5 | ||
2002.06.14 | 004 | 詳細設計 | 1.5 | 0.0 | ||
2002.06.18 | 004 | 詳細設計 | 1. | 0.0 | 詳細設計書 | |
2002.06.21 | 004 | 製造仕様書作成 | 1.5 | 0.0 | ||
2002.06.25 | 004 | 製造仕様書作成 | 1.5 | 0.0 | ||
2002.06.28 | 004 | 製造仕様書作成 | 1.5 | 0.0 | ||
2002.07.02 | 004 | 製造仕様書作成 | 1.5 | 0.5 | ||
2002.07.05 | 004 | PCB製造仕様書作成 | 1.5 | 0.0 | 電源ボード製造仕様書 超音波センサボード製造仕様書 |
|
2002.07.16 | 005 | ドーターボード設計・加工 | 0.0 | 3.0 | ドーターボード製造仕様書 ドーターボード回路図 |
|
2002.09.03 | 005 | 基板製作 | 1.5 | 0.0 | ||
2002.09.06 | 005 | 基板製作 | 1.5 | 0.0 | ||
2002.09.10 | 005 | 基板製作 | 1.5 | 0.0 | ||
2002.09.13 | 005 | 基板製作 | 1.5 | 0.0 | ||
2002.09.17 | 005 | 基板製作 | 1.5 | 0.0 | ||
2002.09.20 | 005 | FPGA回路作成 | 1.5 | 0.0 | ||
合計:39.0 | 合計:4.0 |
日付 |
コード |
作業内容 |
授業内作業時間(H) |
授業外作業時間(H) |
成果物名称(ドキュメント番号) |
備考 |
2002.10.2 | 005 | FPGE(ATLMのUSS回路の理解) | 1.5 | 0.0 | ||
2002.10.4 | 005 | FPGA(ATLMのUSS回路の理解) | 3.0 | 0.0 | ||
2002.10.16 | 005 | FPGA(ATLMのIRS回路の理解) | 1.5 | 0.0 | ||
2002.10.18 | 005 | FPGA(ATLMのIRS回路の理解) | 3.0 | 0.0 | ||
2002.10.23 | 005 | FPGA(ATLMのWLS回路の理解) | 1.5 | 0.0 | ||
2002.10.25 | 005 | FPGA(ATLMのPO、TS回路の理解) | 3.0 | 0.0 | ||
2002.10.30 | 005 | FPGA(ISAIOの理解) | 1.5 | 0.0 | ||
2002.11.6 | 005 | FPGA(ISAIOの理解) | 1.5 | 0.0 | ||
2002.11.8 | 005 | FPGA(ISAIO,MPCの作成及びテスト) | 3.0 | 3.0 | ||
2002.11.11 | 005 | FPGA(USSの作成) | 0.0 | 5.5 | ||
2002.11.12 | 005 | FPGA(USS,WLSの作成) | 0.0 | 5.5 | ||
2002.11.13 | 005 | FPGA(USSの作成) | 1.5 | 0.0 | ||
2002.11.15 | 005 | FPGA(USSの作成) | 3.0 | 0.0 | ||
2002.11.20 | 005 | FPGA(LCDの作成) | 1.5 | 0.0 | ||
2002.11.22 | 005 | FPGA(WLS,TS,POの修正) | 3.0 | 0.0 | ||
2002.11.27 | 005 | FPGA(LCDの作成) | 1.5 | 0.0 | ||
2002.11.29 | 005 | FPGA(USSの作成) | 3.0 | 0.0 | ||
2002.12.11 | 005 | FPGA(USSの作成) | 1.5 | 1.5 | ||
2002.12.13 | 005 | FPGA(USSの作成) | 3.0 | 1.5 | ||
2002.12.18 | 011 | プレ競技会 | 1.5 | 1.5 | ||
2002.12.24 | 005 | FPGA(MPCの作成) | 0.0 | 5.0 | ||
2002.12.25 | 005 | FPGA(TSの作成) | 0.0 | 5.0 | ||
2002.12.26 | 005 | FPGA(USSの作成) | 0.0 | 5.0 | ||
2002.12.27 | 005 | FPGA(IRSの作成) | 0.0 | 5.0 | ||
2003.1.8 | 005 | FPGA(REの作成) | 1.5 | 0.0 | ||
2003.1.10 | 005 | FPGA(モジュールの結合) | 3.0 | 1.5 | ||
2003.1.15 | 005 | FPGA(モジュールの結合) | 1.5 | 0.0 | ||
2003.1.17 | 011 | 第二回プレ競技会 | 3.0 | 1.0 | ||
2003.1.22 | 005 | FPGAの再チェック | 1.5 | 0.0 | ||
2003.1.24 | 005 | MIRSの動作の再検討 | 3.0 | 1.0 | ||
2003.1.29 | 005 | MIRSの動作の再検討 | 1.5 | 0.0 | ||
2003.1.31 | 005 | MIRSの動作の再検討 | 3.0 | 0.0 | ||
2003.2.4 | 009 | ドキュメント整理 | 0.0 | 3.0 | ||
2003.2.5 | 009 | ドキュメント整理 | 1.5 | 0.0 | エレキ詳細設計書の修正 | |
2003.2.7 | 011 | 競技会 | 3.0 | 1.0 | ||
2003.2.12 | 009 | ドキュメント整理 | 1.5 | 0.0 | ||
2003.2.14 | 000 | 0.0 | 0.0 | |||
合計:63.0 | 合計:46.0 |